双向缓冲接口芯片:CH421A
概 述
CH421A 是一个提供双向数据缓冲的接口芯片。CH421A 具有X 和Y 两个8 位被动并行端口,通过共享66 个字节的双端口数据缓冲区,实现X端与Y端之间的双向异步数据交换。CH421A支持两端同时操作,适用于连接单片机与单片机,单片机与DSP/MCU,以及单片机与其它具有主动并行接口的主控端,例如计算机的打印口或者CH365 的本地端口等。下图为其一般应用框图。

特 点
> 通用的8 位双向数据总线,可以直接连接到单片机或者DSP/MCU 的系统总线上。
> 基于双端口SRAM 向X 端和Y 端提供可以共享的66 字节的数据缓冲区。
> 分别为X 端和Y 端各提供一个字节的单向缓冲区,即一端可写两端可读。
> 低电平有效的通用并行接口控制信号:片选控制线、读选通线、写选通线。
> 只占用两个地址位:索引地址口和数据口,读写数据口后内部索引地址自动递增。
> 提供两端软件可控制的中断输出引脚INT#,低电平有效。
> 异步数据交换,支持X 和Y 两端同时进行读写操作,无需同步和等待。
> 最大数据传输速度不低于每秒7M 字节。
> 支持5V 或者3.3V 电源电压。
> 采用SOP-28 贴片无铅封装,兼容RoHS。